sbufrw.tst
1.38 KB
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
// config rdram
t 0000 00000000 00000000 00000000 00000000
// halt sp
t 0103 04040010 00000002 00000001 00000000
//t 0070 00000000 00000000 00000000 00000000
// read from spanbuf
t 0102 04200004 00000001 00000000 00000000
t 0102 04200008 00000000 00000000 00000000
t 0100 0420000c 00000000 00000000 00000000
t 0102 04200008 00000001 00000000 00000000
t 0100 0420000c 00000000 00000000 00000000
t 0102 04200008 00000002 00000000 00000000
t 0100 0420000c 00000000 00000000 00000000
t 0102 04200004 00000000 00000000 00000000
// write to spanbuf
t 0102 04200004 00000001 00000000 00000000
t 0102 04200008 00000000 00000000 00000000
t 0102 0420000c 12345678 00000000 00000000
t 0102 04200008 00000001 00000000 00000000
t 0102 0420000c aaaaaaaa 00000000 00000000
t 0102 04200008 00000002 00000000 00000000
t 0102 0420000c 55555555 00000000 00000000
t 0102 04200008 00000003 00000000 00000000
t 0102 0420000c 00000000 00000000 00000000
t 0102 04200004 00000000 00000000 00000000
// read from spanbuf
t 0102 04200004 00000001 00000000 00000000
t 0102 04200008 00000000 00000000 00000000
t 0100 0420000c 00000000 00000000 00000000
t 0102 04200008 00000001 00000000 00000000
t 0100 0420000c 00000000 00000000 00000000
t 0102 04200008 00000002 00000000 00000000
t 0100 0420000c 00000000 00000000 00000000
t 0102 04200004 00000000 00000000 00000000
// Run DP list
//t 0070 00000000 00000000 00000000 00000000
q