tf.ss 4.22 KB
/*****************************************************************************/
/* custom variables                                                          */
/*****************************************************************************/
module = "tf"
wire_load = 256000
standard_load = 0.01
clock = "gclk"
default_input_delay = 1.5
default_output_delay = 13.0
default_input_load = 20
default_output_load = 20
default_drive_cell = "dfntnh"
default_drive_pin = "q"
default_period = 16.0
default_max_transition = 1.5
default_uncertainty = 1.0


/*****************************************************************************/
/* set the path and read                                                     */
/*****************************************************************************/
search_path = search_path \
   + "../src" \
   + "../../inc" \
   + "../../../lib/verilog/user" \
   + "../../syn"

read -f verilog tf_mux9.v 
read -f verilog tf_lerp.v
read -f verilog tf_lerp_booth.v 
read -f verilog tf_lerp_booth0.v 
read -f verilog tf_lerp_booth8.v
read -f verilog tf_lerp_csa.v
read -f verilog tf_lerp_csa_fa8.v 
read -f verilog tf_lerp_csa_fa9.v 
read -f verilog tf_lerp_csa_fa10.v 
read -f verilog tf_lerp_csa_fa11.v 
read -f verilog tf_lerp_csa_fa12.v 
read -f verilog tf_lerp_csa_fa13.v
read -f verilog tf_lerp_csa_ha1.v 
read -f verilog tf_lerp_csa_ha2.v 
read -f verilog tf_lerp_csa_ha3.v
read -f verilog tf_lerp_csa_haco.v 
read -f verilog tf_lerp_csa_faco.v 
read -f verilog tf_lerp_csa_faso.v
read -f verilog tf_lerp_csa_add12.v
read -f verilog module + ".v"


/*****************************************************************************/
/* default environment                                                       */
/*****************************************************************************/
set_operating_conditions NOM
set_wire_load wire_load -mode top


/*****************************************************************************/
/* clock constraints                                                         */
/*****************************************************************************/
create_clock clock -period default_period -waveform { 0.0 default_period / 2 }
set_clock_skew -propagated -uncertainty default_uncertainty clock
set_dont_touch_network clock


/*****************************************************************************/
/* default constraint                                                        */
/*****************************************************************************/
set_max_area 0
set_dont_touch { ne35hd130d/nt01d* }

set_input_delay default_input_delay -clock clock all_inputs() > /dev/null
set_output_delay default_output_delay -clock clock all_outputs() > /dev/null
set_load default_output_load * standard_load all_outputs() > /dev/null
set_load default_input_load * standard_load all_inputs() > /dev/null
set_driving_cell -cell default_drive_cell -pin default_drive_pin all_inputs() > /dev/null

set_drive 0 { clock }
set_input_delay 0 { clock }

set_max_transition default_max_transition current_design


/*****************************************************************************/
/* custom constraints                                                        */
/*****************************************************************************/


/*****************************************************************************/
/* check                                                                     */
/*****************************************************************************/
link
check_design > module + ".lint"


/*****************************************************************************/
/* compile                                                                   */
/*****************************************************************************/
compile -map_effort high -ungroup_all -incremental


/*****************************************************************************/
/* write                                                                     */
/*****************************************************************************/
include "report.dc"

change_names -rules compass_rules -hierarchy
write -format edif -hierarchy -o module + ".edf" module
write -format db -hierarchy -o module + ".db" module

quit